INTEL-LOGO

JESD204C Intel FPGA IP me te ADI AD9081 MxFE ADC Pūrongo Whakawhitiwhiti

JESD204C-Intel-FPGA-IP-me-ADI-AD9081-MxF- ADC-Interoperability-Ripoata-HUA-AHUA

Nga korero hua

Ko te hua e kiia ana i roto i te pukapuka kaiwhakamahi ko te JESD204C Intel FPGA IP. He waahanga taputapu e whakamahia ana i te taha o te Intel Agilex I-Series F-Tile Demo Board me te ADI AD9081-FMCA-EBZ EVM. Ka tukuna te IP ki te aratau Duplex engari ko te ara kaiwhiwhi anake ka whakamahia. Ka hangaia he karaka hono 375 MHz me te karaka anga 375 MHz. Ko te tatūnga pūmārō mō te whakamātautau interoperability ADC e whakaatuhia ana i te Whakaahua 1. Ko te IP me SYSREF kia whakaratohia e te kaihanga karaka e puta mai ana te karaka taputapu JESD204C Intel FPGA IP.

Nga Tohutohu Whakamahi Hua

Tatūnga Pūmārō
Hei whakarite i nga taputapu mo te whakamahi i te JESD204C Intel FPGA IP, whai i enei mahi:

  1. Whakauruhia te ADI AD9081-FMCA-EBZ EVM ki te hononga FMC + o te Intel Agilex I-Series F-Tile Demo Board.
  2. Me mohio kei te whakaratohia te tohu SYSREF e te kaihanga karaka e puta mai ana te karaka taputapu JESD204C Intel FPGA IP.

Whakaahuatanga Pūnaha
Ko te hoahoa taumata-puna e whakaatu ana he pehea te hono o nga waahanga rereke i tenei hoahoa. Kei roto ko te Intel Agilex-I F-tile Demo Board, Intel Agilex F-tile Device, Top-Level RTL, Platform Designer System, Pattern Generator, Pattern Checker, F-Tile JESD204C Duplex IP Core, me nga momo karaka me nga atanga.

Tikanga Whakawhitiwhiti
Apa Hononga Raraunga Kaiwhiwhi
Ko tenei waahi whakamatautau ka kapi i nga keehi whakamatautau mo te tirohanga pane tukutahi (SHA) me te tirohanga poraka maha (EMBA). Ka panuihia e te JESD204C Intel FPGA IP nga rehita mai i te paparanga hononga raraunga i te wa o te whakamatautau, ka tuhia ki te raarangi. files, me te manatoko mo te tuku paearu ma nga tuhinga TCL.

JESD204C Intel® FPGA IP me ADI AD9081 MxFE* Ripoata Whakawhitiwhiti ADC mo nga taputapu Intel® Agilex™ F-tile

Ko te JESD204C Intel® FPGA IP he atanga rangatū-a-ira-a-te-tere teitei o nga taonga hinengaro (IP).
Ko te JESD204C Intel FPGA IP kua whakamatauria ki nga taputapu me etahi taputapu whakaahuru tairite-ki-mamati (ADC) kua tohua.
Ko tenei ripoata e whakaatu ana i te mahi tahi o te JESD204C Intel FPGA IP me te AD9081 Mixed Signal Front End (MxFE*) kōwae aromatawai (EVM) mai i Analog Devices Inc. (ADI). Ko nga waahanga e whai ake nei e whakaatu ana i nga tikanga tirotiro taputapu me nga hua whakamatautau.

Nga korero e pa ana
F-tile JESD204C Intel FPGA IP Aratohu Kaiwhakamahi

Nga Whakaritenga Pumau me nga Pūmanawa
Ko te whakamatautau mahi tahi me nga taputapu me nga taputapu rorohiko e whai ake nei: Nga taputapu

  • Intel Agilex™ I-Series F-tile Demo Board (AGIB027R29A1E2VR0) me te urutau hiko 12V
  • Pūrere Analog (ADI) AD9081 MxFE* EVM (AD9081-FMCA-EBZ, Rev C)
  • Skywork Si5345-D Poari Aromātai (Si5345-D-EVB)
  • SMA tane ki SMP tane
  • SMP tane ki SMP taura

Pūmanawa

  • Putanga rorohiko Intel Quartus® Prime Pro 21.4
  • AD9081_API putanga 1.1.0 hou ake ranei (tono Linux, e hiahiatia ana mo te whirihoranga AD9081 EVM)

Nga korero e pa ana

  • AD9081/AD9082 Aratohu Kaiwhakamahi Whakawhanaketanga Pūnaha
  • Skyworks Si5345-D Aratohu Kaiwhakamahi Poari Aromātai

Tatūnga Pūmārō
Ko te JESD204C Intel FPGA IP ka tukuna ki te aratau Duplex engari ko te ara kaiwhiwhi anake ka whakamahia. Mo FCLK_MULP =1, WIDTH_MULP = 8, S = 1, ka hangaia e te PLL matua he karaka hono 375 MHz me te karaka anga 375 MHz.
He Intel Agilex I-Series F-Tile Demo Board e whakamahia ana me te ADI AD9081-FMCA-EBZ EVM e hono ana ki te hononga FMC + o te poari whanaketanga. Ko te tatūnga pūmārō mō te whakamātautau interoperability ADC e whakaatuhia ana i roto i te ahua Tatūnga Pūmārō.- • Ko te AD9081-FMCA-EBZ EVM te mana mai i te Intel Agilex I-Series F-Tile Demo Board na roto i te hononga FMC+.

  • Ko te karaka tohutoro F-tile me JESD204C Intel FPGA IP matua PLL tohutoro karaka e tukuna ana e Si5345-D-EVB na roto i te taura SMA ki SMP. Tautuhia te MUX_DIP_SW0 ki runga i te Agilex-I F-Tile Demo Board hei whakarite kei te tango a U22 i te CLKIN1 e hono ana ki te taura SMP.
  • Ko te Si5345-D-EVB e whakarato ana i te karaka tohutoro ki te HMC7044 programmable karaka generator kei roto i te AD9081 EVM mai SMP ki SMP taura.
  • Ko te karaka whakahaere mo te JESD204C Intel FPGA IP matua ka tukuna e Silicon Labs Si5332 karaka karaka karaka i roto i te Intel Agilex I-Series F-tile Demo Board.
  • Ko te HMC7044 programmable karaka generator whakarato te AD9081 taputapu tohutoro karaka. Ko te wahanga-rakau kapiti (PLL) kei roto i te taputapu AD9081 ka whakaputa i nga ADC e hiahiatia ana.ampling karaka mai i te karaka tohutoro taputapu.
  • Mo Subclass 1, ka hangaia e te HMC7044 karaka te tohu SYSREF mo te taputapu AD9081 me te JESD204C Intel FPGA IP na roto i te hononga FMC+.

Kaote: E taunaki ana a Intel i te SYSREF kia whakaratohia e te kaihanga karaka e puta mai ana te karaka taputapu JESD204C Intel FPGA IP.

JESD204C-Intel-FPGA-IP-me-ADI-AD9081-MxF- ADC-Interoperability-Ripoata-01

Whakaahuatanga Pūnaha

E whakaatu ana te hoahoa taumata-puna e whai ake nei me pehea te hono o nga momo kowae i tenei hoahoa.

Whakaahua 2. Hoahoa Pūnaha JESD204C-Intel-FPGA-IP-me-ADI-AD9081-MxF- ADC-Interoperability-Ripoata-02

Notes:

  1. Ko M te maha o nga kaitahuri.
  2. Ko S te maha o nga s kua tukunaamples mo ia kaitahuri mo ia anga.
  3. Ko WIDTH_MULP te whakareatanga whanui raraunga i waenga i te paparanga tono me te paparanga kawe.
  4. Ko te N te maha o nga moka whakawhiti mo ia kaitahuri.
  5. Ko te CS te maha o nga moka whakahaere mo ia huringaamples.

I roto i tenei tatūnga, mo example L = 8, M = 4, me F = 1, ko te tere raraunga o nga huarahi whakawhiti he 24.75 Gbps.
Ko te Si5332 OUT1 te whakaputa karaka 100 MHz ki te mgmt_clk. Ko te Si5345-D-EVB te whakaputa i nga iarere karaka e rua, 375 MHz me 100 MHz. Ko te 375 MHz ka tukuna ki te multiplexer kua whakauruhia ki roto i te Intel Agilex I-Series F-tile Demo Board ma te tauranga J19 SMA. Ko te karaka whakaputa o te multiplexer kua whakauruhia te karaka tohutoro F-tile transceiver (refclk_xcvr) me JESD204C Intel FPGA IP matua PLL karaka tohutoro (refclk_core). Ko te 100 MHz mai i te Si5345-D-EVB e hono ana ki te HMC7044 karaka karaka ka taea te hanga i roto i te AD9081 EVM hei whakaurunga karaka.
(EXT_HMCREF).

Ka hangaia e te HCM7044 he tohu SYSREF ia wa o 11.71875 MHz ma te Hononga FMC.
Ko te JESD204C Intel FPGA IP ka tukuna ki te aratau Duplex engari ko te ara kaiwhiwhi anake ka whakamahia.

Tikanga Whakawhitiwhiti
Ko te waahanga e whai ake nei e whakaatu ana i nga whaainga whakamatautau, nga tikanga, me nga paearu tuku. Ko te whakamatautau kei roto i nga waahanga e whai ake nei:

  • Paparanga hono raraunga kaiwhiwhi
  • Paparanga kawe kawe

Apa Hononga Raraunga Kaiwhiwhi
Ko tenei waahi whakamatautau ka kapi i nga keehi whakamatautau mo te tirohanga pane tukutahi (SHA) me te tirohanga poraka maha (EMBA).
I te tiimata o te hono, i muri i te whakahokinga o te kaiwhiwhi, ka tiimata te JESD204C Intel FPGA IP ki te rapu i te awa pane tukutahi ka tukuna e te taputapu. Ko nga rehita e whai ake nei mai i te paparanga hono raraunga ka panuihia i te wa o te whakamatautau, ka tuhia ki te raarangi files, ka manatokohia mo te tuku paearu ma nga tuhinga TCL.

Nga korero e pa ana
F-tile JESD204C Intel FPGA IP Aratohu Kaiwhakamahi

Tukutahi Tirohanga Pane (SHA)
Ripanga 1. Tukutahi Pane Tikanga Whakamātautau Take

Take Whakamatau Whāinga Whakaahuatanga Paearu Paahi
SHA.1 Tirohia mehemea ka whakatauhia te Maukati Pane Tukutahi i muri i te otinga o te raupapa tautuhi. Ko nga tohu e whai ake nei ka panuihia mai i nga rehita:
  • Ka panuitia te CDR_Lock mai i te rehita rx_status3 (0x8C).
  • Ka panuitia a SH_Locked mai i te rehita rx_status4 (0x90).
  • Ka panuitia te jrx_sh_err_status mai i te rehita rx_err_status (0x60).
  • Ko te CDR_Lock me te SH_LOCK me tohu ki te teitei e rite ana ki te maha o nga huarahi.
  • jrx_sh_err_status kia
  •  Ko nga mara moka kei roto i te jrx_sh_err_status ka tirohia mo sh_unlock_err, rx_gb_overflow_err, rx_gb_underflow_err, invalid_sync_header, src_rx_alarm, syspll_lock_err, me cdr_locked_err.
SHA.2 Tirohia te mana Maukati Pane Tukutahi i muri i te tutukitanga o te raka pane tukutahi (i te wa ranei o te wahanga Tirohanga Paraka-maha Whakaroa) me te pumau. invalid_sync_header kua panuitia mo te mana maukati Pane Tukutahi mai i te rehita (0x60[8]). invalid_sync_header tūnga me 0.

Tirohanga Parakamaha Whakaroa (EMBA)

Ripanga 2. Ko nga Kee Whakamaatau Whakaritea Parakamaha Whakaroa

Take Whakamatau Whāinga Whakaahuatanga Paearu Paahi  
EMBA.1 Tirohia mehemea ka whakamanahia te Maukati Parakamaha Whakaroa i muri noa iho i te whakapae o te Maukati Pane Tukutahi. Ko nga tohu e whai ake nei ka panuihia ma nga rehita:
  • Ko te uara EMB_Locked_1 kia rite ki te 1 e rite ana ki ia ara. Ko te EMB_Lock_err kia 0.
 
 
  Take Whakamatau Whāinga Whakaahuatanga Paearu Paahi
     
  • Ko te EMB_Locked_1 ka panuihia mai i te rehita rx_status5 (0x94).
  • Ka panuihia te EMB_Lock_err mai i te rehita rx_err_status (0x60[19]).
 
  EMBA.2 Tirohia mehemea kei te mau tonu te mana maukati Parakamaha Whakaroa (i muri i te whakaroa raka multiparaka, tae noa ki te tukunga o te parepare rapa) me te kore paraka maha muhu. invalid_eomb_eoemb kua panuitia mai i te rehita rx_err_status (0x60[10:9]). invalid_eomb_eoemb me “00”.
  EMBA.3 Tirohia te tirohanga ara. Ko nga uara e whai ake nei ka panuihia mai i nga rehita:
  • Ka panuitia te elastic_buf_over_flow mai i te rehita rx_err_status (0x60[20]).
  • Ka panuihia te elastic_buf_full mai i te rehita rx_status6 (0x98).
  • elastic_buf_over_flow kia 0.
  • Ko te uara elastic_buf_full kia rite ki te 1 e rite ana ki ia ara.

Apa Kawenga Kaiwhiwhi (TL)
Hei tirotiro i te pono o te raraunga o te awa raraunga utunga na roto i te kaiwhiwhi (RX) JESD204C Intel FPGA IP me te paparanga kawe, ka whirihorahia te ADC ki ramp/ Tauira whakamatautau PRBS. Kua whakaritea ano te ADC ki te mahi me te whirihoranga rite ki te JESD204C Intel FPGA IP. Ko te ramp/ Ka tirohia e te kaitaki PRBS i te papanga FPGA te ramp/PRBS tapatahi raraunga mo te meneti kotahi. Ko te RX JESD204C Intel FPGA IP rehita rx_err ka pooti tonu mo te uara kore mo te meneti kotahi.
Ko te ahua i raro nei e whakaatu ana i te tatūnga whakamatautau ariā mo te arowhai pono o nga raraunga.

Whakaahua 3. Te Tirohanga Tikanga Raraunga Ma te Ramp/PRBS15 Kaitirotiro

JESD204C-Intel-FPGA-IP-me-ADI-AD9081-MxF- ADC-Interoperability-Ripoata-03

Ripanga 3. Nga Take Whakamatau Paparanga Waka

Take Whakamatau Whāinga Whakaahuatanga Paearu Paahi
TL.1 Tirohia te mahere paparanga kawe o te hongere raraunga ma te whakamahi ramp tauira whakamatautau. Kua tautuhia te aratau_raraunga ki Ramp_aratau.

Ko nga tohu e whai ake nei ka panuihia ma nga rehita:

  • Ka panuitia te crc_err mai i te rx_err_status (0x60[14]).
  •  Ka panuitia te jrx_patchk_data_error mai i te rehita tst_err0.
  • kia iti te crc_err kia puta.
  • jrx_patchk_data_error kia iti.
TL.2 Tirohia te mahere paparanga kawe o te hongere raraunga ma te whakamahi i te tauira whakamatautau PRBS15. Kua tautuhia te aratau_raraunga ki te aratau_prbs.

Ko nga uara e whai ake nei ka panuihia mai i nga rehita:

  • Ka panuitia te crc_err mai i te rx_err_status (0x60[14]).
  • Ka panuitia te jrx_patchk_data_error mai i te rehita tst_err0.
  • kia iti te crc_err kia puta.
  • jrx_patchk_data_error kia iti.

JESD204C Intel FPGA IP me nga Whakaritenga ADC
Ko te JESD204C Intel FPGA IP tawhā (L, M, me F) i roto i tenei tirotiro taputapu e tautokohia ana e te taputapu AD9081. Ko te tere raraunga whakawhiti, sampkaraka ling, me etahi atu tawhā JESD204C e tutuki ana ki nga tikanga whakahaere AD908D1.
Ko te whakamatautau tirotiro taputapu ka whakatinana i te JESD204C Intel FPGA IP me te whirihoranga tawhā e whai ake nei.

Tautuhinga ao mo nga whirihoranga katoa:

  • E = 1
  • CF = 0
  • CS = 0
  • Te karaehe iti = 1
  • FCLK_MULP = 1
  • WIDTH_MULP = 8
  • SH_CONFIG = CRC-12
  • Karaka Whakahaere FPGA (MHz) = 100

Nga Hua Whakamatau
Kei te ripanga e whai ake nei nga hua ka taea me te whakamaramatanga.

Ripanga 4. Whakamaramatanga Hua

Hua Whakamaramatanga
PAHI Ko te Pūrere kei raro i te Whakamātautau (DUT) i kitea hei whakaatu i te whanonga rite.
PASS me nga korero I kitea te DUT ki te whakaatu i te whanonga rite. Heoi ano, he whakamaarama taapiri mo te ahuatanga (example: na te iti o te wa, he waahanga noa o nga whakamatautau i mahia).
Hua Whakamaramatanga
RAUA I kitea te DUT ki te whakaatu i te whanonga kore-rite.
Whakatupato I kitea te DUT ki te whakaatu i nga whanonga kaore i te tūtohutia.
Tirohia nga korero Mai i nga kitenga, kaore i taea te whakatau he paahi whaimana, he kore ranei. He whakamarama taapiri mo te ahuatanga kua whakauruhia.

Ko te ripanga e whai ake nei e whakaatu ana i nga hua mo nga keehi whakamatautau SHA.1, SHA.2, EMBA.1, EMBA.2, EMBA.3, TL.1, me TL.2 me nga uara o L, M, F, reeti raraunga, sampkaraka ling, karaka hono, me nga iarere SYSREF.

Ripanga 5. Hua mo nga Take Whakamatau SHA.1, SHA.2, EMBA.1, EMBA.2, EMBA.3, TL.1, me TL.2

Kao. L M F S HD E N NP ADC

SampKaraka ling (MHz)

Karaka Pūrere FPGA (MHz) FPGA

Karaka Tāpare (MHz)

FPGA

Hononga Karaka (MHz)

Reiti huarahi (Gbps) Hua
1 8 4 1 1 0 1 16 16 3000.00 375.00 375.00 375.00 24.75 Paahi

Nga korero mo nga hua whakamatautau
I ia keehi whakamatautau, i tutuki pai e te RX JESD204C Intel FPGA IP te tirohanga pane tukutahi, te tirohanga poraka maha, tae noa ki te wahanga raraunga kaiwhakamahi.
Kaore he take pono o nga raraunga i kitea e te Ramp me te kaitaki PRBS mo nga whirihoranga JESD e kapi ana i nga huarahi tinana katoa, karekau hoki e kite i te haki hurihanga hurihanga (CRC) me te hapa whakataurite whakahau.
I roto i etahi huringa hiko, ka puta mai pea te hapa o te keemu ara me nga whirihoranga tawhā. Hei karo i tenei hapa, me whakahoahoa nga uara whakawhiwhinga LEMC, ka taea ranei e koe te whakaaunoa i tenei ma te mahi whakatikatika. Mo etahi atu korero mo nga uara ture o te LEMC offset, tirohia te RBD Tuning Mechanism i F-tile JESD204C IP Aratohu Kaiwhakamahi.

Nga korero e pa ana
RBD Tuning Mechanism

Whakarāpopototanga
Ko tenei ripoata e whakaatu ana i te whakamanatanga o te atanga hiko JESD204C Intel FPGA IP me te PHY me te taputapu AD9081/9082 (R2 Silicon) ki te 24.75 Gbps mo ADC. Ko te whirihoranga me te tatūnga taputapu katoa e whakaatuhia ana hei whakawhiwhi i te maia ki te mahi tahi me te mahinga o nga taputapu e rua.

Tuhinga o mua Tuhinga mo AN 927: JESD204C Intel FPGA IP me ADI AD9081 MxFE* ADC Interoperability Report mo Intel Agilex F-Tile Pūrere

Putanga Tuhinga Huringa
2022.04.25 Tukunga tuatahi.

AN 876: JESD204C Intel® FPGA IP me te ADI AD9081 MxFE* Ripoata Whakawhitiwhiti ADC mo nga Pūrere Intel® Agilex® F-Tile

Tuhinga / Rauemi

intel JESD204C Intel FPGA IP me ADI AD9081 MxFE ADC Pūrongo Whakawhitiwhiti [pdf] Aratohu Kaiwhakamahi
JESD204C Intel FPGA IP me ADI AD9081 MxFE ADC Interoperability Report, JESD204C, Intel FPGA IP me ADI AD9081 MxFE ADC Interoperability Report

Tohutoro

Waiho he korero

Ka kore e whakaputaina to wahitau imeera. Kua tohua nga mara e hiahiatia ana *